

# ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ-VLSI 4 ΣΕΤ ΑΣΚΗΣΕΩΝ

ΚΑΠΑΚΟΣ ΓΕΩΡΓΙΟΣ 03165



## ΑΣΚΗΣΗ 1:

Το κύκλωμα που απεικονίζεται στην  $1^{\eta}$  άσκηση αποτελεί έναν αρνητικό μανταλωτή τύπου D (D Latch). Ο οποίος αποτελείται από ένα pass transistor και πύλες not. Το pass transistor λειτουργεί σαν διακόπτης και όταν το ρολόι γίνεται 1 τότε η πύλη δεν άγει, ενώ όταν το ρολόι παίρνει την τιμή 0, η είσοδος D βγαίνει στην έξοδο Q.

### Truth table:

| Clock | D | Q(n+1) |
|-------|---|--------|
| 1     | Χ | Qn     |
| 0     | 0 | 0      |
| 0     | 1 | 1      |

Οι κυμματομορφές που παίρνουμε από το ngspice, επιβεβαιώνουν τον άνω πίνακα αληθείας.



## ΑΣΚΗΣΗ 2:

# A)

Η διάταξη της  $2^{n\varsigma}$  άσκησης αποτελεί ένα αρνητικά ακμοπυροδοτούμενο master-slave flip flop. Υλοποιούνται πολυπλέκτες με pass transistors, όποως φαίνεται στο σχήμα.

## Clk = 0

Όταν το ρολόι είναι 0, master circuit μέρος το T1 transistor αποκόπτεται ενώ το T2 transistor άγει και μεταφέρει την έξοδο του στο Qm, αφού πρώτα περάσει από τον αντιστροφέα.

Από την άλλη στο slave circuit μέρος άγει το T3 transistor και όχι το T4 transistor , οπότε η έξοδος του T3 περνάει από τον αντιστροφέα και παίρνει την τιμή Qm και μεταβαίνει στην έξοδο Q.

#### **Clk = 1**

Όταν το ρολόι είναι 1,στο master circuit μέρος το T1 transistor άγει, ενώ το T2 transistor αποκόπτεται, άρα μεταφέρεται η τιμή του D την έξοδο του στο Qm, αφού πρώτα περάσει από τον αντιστροφέα.

Από την άλλη στο slave circuit μέρος αποκόπτεται το T3 transistor και το T4 transistor άγει, οπότε η έξοδος του T4 είναι αυτή της προηγούμενης κατάστασης της εξόδου, την οποία συγκρατούν οι συζευγμένοι αντιστροφείς του slave και η τιμή Qm δεν αντιστοιχεί πουθενά.

## Truth Table master-slave d flip-flop

| Clk | D | Q(n+1) |
|-----|---|--------|
| 1   | x | Qn     |
| 0   | 0 | 0      |
| 0   | 1 | 1      |

Με την χρήση του ngspice παίρνω τις παρακάτω κυμματομορφές οι οποίες επαληθεύουν τον άνω πίνακα αληθείας.



B)

Παίρνουμε το ακόλουθο σχήμα:



## Οι μετρήσεις μας είναι:

```
Measurements for Transient Analysis
t phl
                     = 5.422184e-08 targ= 6.952184e-08 trig= 1.530000e-08
                       9.069881e-09 targ= 9.169881e-09 trig= 1.000000e-10
t plh
                     = 3.757343e-09 targ= 6.513244e-09 trig= 2.755901e-09
= 3.026329e-09 targ= 5.653681e-08 trig= 5.351049e-08
 rise qm
t_fall_qm
t_rise_q
                     = 2.390766e-09 targ= 1.063370e-08 trig= 8.242930e-09
                     = 1.923559e-09 targ= 7.065606e-08 trig= 6.873250e-08
 _fall_q
 setup
                     = 2.990000e-08 targ= 3.010000e-08 trig= 2.000000e-10
t_hold
                     = 1.550000e-08 targ= 4.560000e-08 trig= 3.010000e-08
```

Συνολική καθυστέρηση: tf = (tphl+tplh)/2=31.5ns

| Μετρήσεις  | Χρόνος |
|------------|--------|
| Clk->Q     | 31.5ns |
| t(rise) Qm | 3.75ns |
| t(fall) Qm | 3.02ns |
| t(rise) Q  | 2.39ns |
| t(fall) Q  | 1.92ns |
| t(setup)   | 29.9ns |
| t(hold)    | 15.5ns |

Το tphl μετριέται από το 0.5\*Vdd του clk, (κατά την άνοδο) έως το 0.5\*Vdd της εξόδου, (κατά την κάθοδο).

Το tplh μετριέται από το 0.5\*Vdd του clk, (κατά την κάθοδο) έως το 0.5\*Vdd της εξόδου, (κατά την άνοδο).

Οπότε παίρνουμε την συνολική καθυστέρηση ως τον μέσο όρο των tphl & tplh.

Το t(rise) υπολογίζεται από το 10% του παλμού ανόδου έως το 90% του παλμού αυτού.

Το t(fall) υπολογίζεται από το 90% του παλμού καθόδου έως το 10% του παλμού αυτού.

Το t(setup) υπολογίζεται από το 50% της 1ης ανόδου του παλμού της εισόδου έως το 50% της δεύτερης καθόδου του παλμού του ρολογιού.

Το t(hold) υπολογίζεται από το 50% της 2ης καθόδου του παλμού του ρολογιού έως το 50% της πρώτης καθόδου του παλμού της εισόδου.